🕘 更新履歴(Update Log)

このページでは、「Technical Portfolio by Shinichi Samizo」および
Samizo-AITL ポータルと関連教材群の改訂履歴を記録しています。

主な更新対象は以下を含みます。


日付 内容
2026-02-14 トップ index に qiita-articles への導線を追加し、更新履歴リンクを /portal/ からトップへ移動(Portal の構造集中と役割分離を明確化)
2026-02-05 Zenn 記事群を設計思想・アーキテクチャ考察の正本(SSOT)として明示し、ポータルからの導線を整理
2026-02-05 Qiita 記事群を導入・実装補足向けチャネルとして位置付け、原稿正本(qiita-articles)へのリンクを更新
2026-02-05 zenn-articles / qiita-articles を GitHub Pages 上の一次情報源として統合し、ポータルとの役割分担を明文化
2026-01-28 ポータルに aitl-physical-reference を追加し、物理起点アーキテクチャの基準点として位置付けを明確化
2026-01-22 ポータル全体の構成・導線・記述密度を見直し、物理起点アーキテクチャが即座に把握できるよう全体調整
2026-01-22 日本語版・英語版トップページの構造と設計意図を統一(説明過多の削除、構造提示を優先)
2026-01-21 AITL Training & Competence Framework(教育・訓練)を正式追加。
・ISO 9001 Clause 7.2(Competence)を想定した AITL 教育・力量管理ドキュメント群を整備
・教育方針/訓練アーキテクチャ/役割別訓練計画/検証/記録を体系化
・AITL の責務分離(PID / FSM / NN・RL / LLM)を教育・訓練の観点から明文化
・技術実装とは分離し、Samizo-AITL 本体を Single Source of Truth として維持
2026-01-14 Legacy Technology(Failure & Recovery Archive)を正式追加。
・0.25µm DRAM(1998)、VSRAM(2001)を中心とした失敗・回復事例を体系化
・物理・プロセス・使用条件が不良/歩留まり/撤退判断へ接続される因果構造を明示
・AITL/AI Control Safety Package における「なぜ実時間AIを制御に入れないか」の現実的根拠として位置づけ
2026-01-13 AI Control Safety Package(実務向け設計・レビュー・パッケージ)の準備を開始。
・Envelope Control/Recovery Control/AITL で整理した制御アーキテクチャ概念を、実務で使える形に統合
・AI / LLM 制御導入に対する Go / No-Go 判断、Safety Envelope 定義、Recovery Control 設計を対象
・教材・PoC ではなく、設計判断と責任分界を明確化する実務向けパッケージとして位置づけ
2026-01-10 Inkjet Driver IC における Physical Interface Abstraction の設計境界を整理・公開。
・電気(HVドライバ)/機械(MEMS・ピエゾ)/流体(吐出)の物理境界を明確化
・IC設計側で抽象化可能な範囲と、FEM・物理モデルに委ねるべき領域を切り分け
・gf180-inkjet-driver / mems-ana / inkjet-timing を貫く共通設計思想として位置づけ
2026-01-09 AITL Controller (A-Type) の公式アーキテクチャ定義および信頼性境界仕様を公開。
・公式仕様ページを確定:https://samizo-aitl.github.io/aitl-controller-a-type/
・実時間制御(PID × FSM)と、限定的適応補助(NN / RL)、および非実時間設計支援(LLM)の責務分離を明文化
・AITL の設計原典(Architecture Canon)として位置づけ
2026-01-07 関連論文(原稿/プレプリント)リンクをポータルに追加。
・日本語版/英語版トップページに「関連論文(プレプリント)」セクションを追加(発表済みと誤解されない表現に修正)
・論文PDFへの導線を追加:/assets/paper/2026_fie_pdh_portal.pdf
・Update Log の直前に配置し、「実体(教材・PoC)→ 一次資料(論文)→ 運用ログ」の読み順を確定
2026-01-06 ライセンス体系の明確化および Full Code Mechanical Design をポータルに追加。
・ポータル全体の利用条件をハイブリッドライセンス方式として整理(コード/教材テキスト/図表の区分を明示)
・設計方法論プロジェクト Full Code Mechanical Design を「Design Methodology / Architecture」レイヤとしてポータルに統合
・教材ではなく、AITL を下支えする機械設計側の基盤方法論として位置づけを固定
2026-01-05 ▶ インタラクティブ検証(設計者向け Playground)を追加。
・設計者がモデル・制御構造・設計パラメータを対話的に検証するための検証エリアを新設
・教材閲覧に留まらず、「試す・比較する・考察する」ための設計者向け思考実験環境を提供
・AITL(PID × FSM × LLM)構造における Design-time 検証・理解深化を目的とした Playground として位置づけ
2026-01-03 SystemDK に熱・応力・ノイズ(SI/PI, 熱, 応力, EMI/EMC)の物理制約設計対応を追加。
2026-01-01 Control Architecture Concepts(Envelope Control / Design Recovery Control)をポータルに追加。
・Runtime(運用)と Design-time(設計)を分離する制御アーキテクチャ概念として両者を明示
・Envelope Control:不確実性下での安全運転範囲(Envelope)を実行時に拘束
・Design Recovery Control:破綻した制御設計前提を非実時間で回復
・両概念を補完関係(非代替)として定義し、AITL(PID × FSM × LLM)構造との関係を固定化
2025-12-31 AITL Control Flow Demo(PID × FSM × LLM 三層制御デモ)をポータルに追加。
・AITL制御の中核である PID × FSM × LLM の役割分担を、時間応答アニメーションとして可視化
・FSMによる劣化検出と、LLMによるPIDゲイン再同定(Kp retune)の介入タイミングを明示
・LLMは常時制御せず「設計再構成」にのみ関与するという AITL 制御思想をデモとして固定化
2025-12-30 openlane2-sram(OpenLane2 + SRAM Hard Macro 統合)教材を追加。
・OpenLane2(v2)を用いた RTL → GDS 完走フローを実証
・SRAM を external hard macro(blackbox / LEF / GDS)として統合
・FIXED 配置・halo / keepout を含む macro-aware floorplanning を明示
・GDS 図(ブロックレベル/標準セルレベル)を証拠として掲載し、SoC 物理設計における「SRAM 中身は見ない」設計作法を明文化
2025-12-29 Inkjet Timing(インクジェット吐出タイミング)教材/PoC を追加。
・圧電アクチュエータ駆動における V–I–時間波形と液滴形成の関係を整理
・FSM 視点での吐出シーケンス(Charge / Hold / Release)を明確化
・制御・物理・実装を結ぶ Inkjet 系アーカイブの基点教材として位置付け
2025-12-28 AITL Structure Map(全体構造)の統合PNG図をポータルに正式掲載。
・Samizo-AITL 全体構造(DevEnv / CodeGen / Docs / Archives)を単一視覚図として明示
・分散していた構造説明を「参照可能な確定図」として固定化
・以降、構造説明は本図を正とし、文章側は補足に限定
2025-12-24 ポータル(JP/EN)導線の欠落を修正し、トップページと更新履歴の整合を回復。
・Top(JP/EN)に AITL Animation Demos への導線を正式追加
・Top(JP/EN)に Update Log への導線を復活
・Author セクションのリンク表記を Markdown リンクに統一(自動リンク依存を排除)
・Update Log(JP)に 英語版更新履歴へのクロスリンクを明示
2025-12-20 MEMS(抽象を物理に引き戻す)レイヤを Supplementary Layer に新設。
・半導体/制御で扱った抽象モデルを物理構造で検証する位置づけを明確化
・MEMS pre-FEM 設計探索ツール mems-ana を正式統合(Site / Repo リンク追加)
・日本語/英語ポータル双方に MEMS セクションを追加し、全体構造を「半導体 → 制御 → MEMS」の流れで整理
2025-12-19 AITL-H を設計アーカイブとして正式に Discontinued(開発終了)と位置づけ。
・PID × FSM × LLM 三層構造は実装対象ではなく、設計思想・限界検討の記録として保存
・Supplementary Layer 内の Archived Project として明示
・以降の機能追加・PoC拡張は行わない方針を明確化
2025-12-14 V–I制御ASIC教材「vi-control-asic-sky130」を新規追加。
・PID+FSM による V–I(電圧・電流)ベースのデジタル制御を題材とした教育用 ASIC プロジェクト
・制御理論 → 固定小数点 → Verilog RTL → OpenLane → SKY130 → GDS までの一気通貫教材を構築
・MCU制御と ASIC制御の本質的差異(確定遅延・安全性・構造可視性)を明示
・Samizo-AITL ポータル(JP/EN)の Applied Layer に統合
2025-12-09 Samizo-AITLポータルの思想整理およびAITL位置づけを再定義。
・AITL(PID × FSM × LLM)を「制御手法」ではなく 設計・判断を整理する補助的フレームとして再位置づけ
・半導体デバイス技術(構造・物理・プロセス・モデル)を主軸とする方針を明確化
・Topページ(JP/EN)にて「既存制御(PID/FSM)が十分機能する領域を尊重する」記述を追加
・AITLの誇張的表現(制御置換・万能性を示唆する表現)を削除・修正
2025-12-09 ポータル構成の階層整理を実施(Applied / Supplementary 再編)。
・AITL-Controller-A-Type を「実験用・思考整理用コントローラ」として明示
AITL-Silicon-Pathway / AITL-H を Applied Layer から Supplementary Layer へ移動
・AITL関連教材を「補助・周辺教材」として整理し、主軸教材との役割分離を明確化
2025-12-09 英語版ポータル(/en)を日本語版と同一思想で全面改訂。
・AITLを「secondary / applied concept」として再定義
・Semiconductor device technology を主語とする記述へ全面修正
・“AITL control architecture” を研究・教育用フレームとして限定的に説明
2025-12-08 AITL-Controller(PID × FSM × LLM 三層制御アーキテクチャ)を新規追加。
・GitHubリポジトリ公開
・Pythonパッケージ構成(src/aitl_controller)確立
・4つのデモ(simple/disturbance/tracking/tuning)追加
・pytestテストスイート整備
・GitHub Pages(docs/)公開
・最小動作例、アーキテクチャ図、README整備
2025-12-07 Samizo-AITLポータルを全面再構成。
・中核教材を Edusemi-v4x / SemiDevKit / Edusemi-Plus の3本柱に再定義
・Topページ構成を全面刷新(Core / Applied / Supplementの3層構造)
・言語切替バッジ(JP/EN)をHero直下に導入
・Author/Update Logセクションを軽量化
・全プロジェクト説明を整理し、統一デザインに再編
・旧AITL-Strategy-Proposalは今後リニューアル予定として位置付け
2025-12-06 SemiDevKit(半導体8モジュール統合教材スイート)をポートフォリオに追加
2025-08-26 ポータルサイト末尾の フラッグシップPoC(人型ロボット制御) 図解を差し替え(クロスノード設計+制御アーキテクチャ統合図を採用)
2025-08-23 ポータルサイトのレイアウトを変更(全体ナビゲーション構成改善、表示統一)
2025-08-14 「提言・連携・国際協働」セクションをリニューアル(GitHub Pages/Repoバッジ導入、絶対URL対応)、経験要約 / Career Summary ページのリンク構造改善
2025-08-14 AITL統合思想の背景ページ見直し、補足注記の簡潔化
2025-08-14 PROJECT_OVERVIEW.md 構成方針決定(概要+主要PJ集約専用ページ化)
2025-08-01 FeRAM教材(0.18μm PZTプロセス)英語版ドキュメントを追加
2025-08-01 DRAMウェハテスト分類(Bin5/6)アーカイブ追記
2025-07-31 LDMOS・HV-CMOS構造教材(英日併記)を追加
2025-07-30 0.18μm AMS設計教材(Poly抵抗ばらつき)構想メモを追加
2025-07-29 FinFET/GAA構造比較教材を追加
2025-07-28 MOS特性章に「4.3 信頼性評価(TDDB)」等を追記
2025-07-27 0.18μmロジックプロセスフロー教材(英日併記)を追加
2025-07-21 EduLms(ISO品質・環境・教育訓練教材)をポートフォリオに追加
2025-07-20 AITL戦略提言リポジトリ「AITL-Strategy-Proposal」追加
2025-07-19 Edusemi-Plus セクションをポートフォリオに追加/index.md 再構成
2025-07-18 Inkjet(インクジェット技術アーカイブ)セクションを追加
2025-07-17 SemiTechBot(半導体技術チャットボット)をSamizoGPT内に追加
2025-07-15 EduMecha(機械設計・Creo教材)セクションを追加
2025-07-15 AssetPortfolio(テクノロジー資産運用教材)セクションを追加
2025-07-12 SamizoGPT セクションをトップポートフォリオに追加
2025-07-11 Rekiden参照リンクを日本語READMEに変更
2025-07-10 EduController(制御理論+AI教材)セクション追加
2025-07-10 Rekidenセクションを英語から日本語化(国内向け対応)
2025-07-08 AITL-H特化構成へ統合(FSM×PID×LLM)
2025-07-07 Edusemi構成をポートフォリオ対応へ刷新
2025-07-01 初版ポートフォリオ公開

🗂️ 英語版更新履歴はこちら 👉 Update Log (English)